ZYNQ系列FPGA程序固化说明.pdf
《ZYNQ系列FPGA程序固化说明.pdf》由会员分享,可在线阅读,更多相关《ZYNQ系列FPGA程序固化说明.pdf(32页珍藏版)》请在文库网上搜索。
1、开发板开发板 FPGA 程序固化说明程序固化说明ZYNQ7000 板子上,只有 PL 端逻辑需要烧写到 FLASH 里面。怎么办?如何固化 ZYNQ PL 端程序到 FLASH作者:王忠亮联系方式:前言:本操作分享基于广州星嵌电子科技有限公司设计研发的 Zynq7015 平台。FLASH 型号型号板载 QSPI FLASH 一颗,具体型号为:MT25QL256ABA1EW9-0SIT。增加增加 Block Design 设计文件设计文件首先,打开已经完成的 Vivado 设计例程,点击 Project Manager 下面的 IP Integrator-CreateBlock Design,创
2、建 Block Design 设计文件:在弹出的对话框中,点击 OK:在 Diagram 窗口,点击中间加号按钮,添加 IP:在弹出的 IP 添加窗口的搜索栏中,输入 zynq 字样,然后双击选中 ZYNQ7 Processing System:添加好 ZYNQ7 Processing System IP 核后,双击该 IP 核,对此 IP 核进行配置:设置 ZYNQ7 Processing System IP 核的外设 IO:设置 ZYNQ7 Processing System IP 核的 DDR 内存,然后点击 OK,完成 IP 核配置:点击 Run Block Automation,运行
3、模块自动化,并在弹出的对话框中直接点击 OK:使用鼠标左键,单击 FCLK_CLK0,并拖动鼠标至 M_AXI_GP0_ACLK,将这两个管脚短接起来:在 Sources 窗口,右键点击 design_1.bd 文件,在弹出的菜单中,选择 Generate OutputProducts,并在随后弹出的对话框中点击 Generate:输出文件生成完毕后,点击 OK:在 Sources 窗口,右键点击 design_1.bd 文件,在弹出的菜单中,选择 Create HDL Wrapper,并在随后弹出的对话框中点击 Generate:在弹出的对话框中直接点击 OK:修改顶层文件修改顶层文件在 S
- 1.请仔细阅读文档,确保文档完整性,对于不预览、不比对内容而直接下载带来的问题本站不予受理。
- 2.下载的文档,不会出现我们的网址水印。
- 3、该文档所得收入(下载+内容+预览)归上传者、原创作者;如果您是本文档原作者,请点此认领!既往收益都归您。
下载文档到电脑,查找使用更方便
0人已下载
免费下载 | 加入VIP,免费下载 |
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- zynq 系列 fpga 程序 固化 说明